# SD3078 内置晶振、全温度补偿和超小封装的实时时钟芯片

### 1. 概述

SD3078 是一种具有标准 IIC 接口的实时时钟芯片, CPU 可使用该接口通过 7 位地址寻址来读写片内 122 字节寄存器的数据(包括时间寄存器、报警寄存器、控制寄存器、电池电量寄存器、70 字节的用户 SRAM 寄存器及 8 字节的 ID 码寄存器)。

SD3078 內置晶振及数字温度补偿,用户可以不用顾虑因外接晶振、谐振电容等所带来的元件匹配误差问题、晶振温度特性问题及可靠性问题,实现在常温及宽温范围内不需用户干预、全自动、高可靠计时功能。

SD3078 内置定时/报警中断输出脚和独立的 32K 输出脚,报警中断时间最长可设至 100 年。

SD3078 具有一个后备电池输入脚  $V_{BAT}$ ,内部的充电电路可对外接的充电电池进行智能充电,也可对电池电量进行检测和欠压报警指示。

SD3078 内置 8 字节的 ID,每一颗芯片具备唯一的身份识别码。

SD3078 软件向下兼容 SD2068、SD2400。

### 2. 特性

- 低功耗: 0.8μA 典型值(V<sub>BAT</sub> =3.0V, Ta=25℃)。
- 工作电压: 2.7V~5.5V,工作温度为-40℃~+85℃。
- 标准 IIC 总线接口方式, 最高速度 400KHZ (4.5V~5.5V)。
- 年、月、日、星期、时、分、秒的 BCD 码输入/输出, 并可通过独立的地址访问各时间寄存器。
- 闰年自动调整功能(从 2000 年~2099 年)。
- 可选择 12/24 小时制式.
- 内置年、月、日、星期、时、分、秒共7字节的报警数据寄存器及1字节的报警允许寄存器, 共有96种组合报警方式,并有单事件报警和周期性报警两种中断输出模式,报警时间最长可设 至100年。
- 周期性频率中断输出:从4096Hz~1/16Hz······1 秒共十四种方波脉冲.
- 自动重置的三字节共 24 位的倒计时定时器, 可选的 4 种时钟源(4096HZ、1024HZ、1 秒、1 分钟), 最小定时为 244us, 最长定时可到 31 年, 通过计算可获得较精确的毫秒级定时值。
- 5种中断均可选择从 INT 脚输出,并具有 4个中断标志位.
- 内置 70 字节通用 SRAM 寄存器可用于存储用户的一般数据。
- 具有可控的 32768HZ 方波输出脚 F32K,可以位允许/禁止 32K 输出。
- 内置 8bit 转换结果的数字温度传感器,为了节省电池电量消耗,设为 VDD 模式下 60S 间隔测温 一次,电池模式 600S 间隔测温一次。
- 内置晶振和谐振电容,芯片内部通过高精度补偿方法,实现在宽温范围内高精度的计时功能, 其中 25℃精度<±3.8ppm。</li>
- 具有一次性或充电的后备电池输入脚  $V_{\text{BAT}}$ ,其内部的 3. 3V 稳压充电电路可选择性地对外接的充电电池进行自动充电,内置的充电限流电阻可位选  $2K\Omega$ 、 $5K\Omega$ 和  $10K\Omega$ 三种。
- 内置电池电压检测功能,可读取当前电池电压值(三位有效数),设置高低电池报警电压值并从 INT 脚输出中断。
- 芯片依据不同的电压自动从 V<sub>DD</sub> 切换到 V<sub>BAT</sub>或从 V<sub>BAT</sub>切换到 V<sub>DD</sub>。当芯片检测到主电源 V<sub>DD</sub> 掉到 2.4V 电压以下且 V<sub>DD</sub> 小于 V<sub>BAT</sub> 芯片会转为由接在 V<sub>BAT</sub> 的后备电池供电; 当 V<sub>DD</sub> 大于 V<sub>BAT</sub> 或 V<sub>DD</sub> 大于 2.4V,

则芯片会转为由 Vnn供电。(内置电源模式指示位 PMF, Vnn模式时 PMF=0, Vnn模式时 PMF=1)。

- 内置 8 字节的 ID 码,芯片出厂之前设定的、全球唯一的身份识别码。
- 内置 IIC 总线 0.5 秒自动复位功能(从 Start 命令开始计时), 该功能可以避免 IIC 总线挂死问题。
- 内置三个时钟数据写保护位,避免对数据的误写操作,可更好地保护数据。
- 内置软件可控 V<sub>BAT</sub>模式 IIC 总线通信禁止功能 (BATIIC=0, V<sub>BAT</sub>模式下禁止 IIC 通信; BATIIC=1, V<sub>BAT</sub>模式下允许 IIC 通信. 上电默认值 BATIIC=0),从而避免在电池供电时 CPU 对时钟操作所消耗的电池电量,也可避免在 VDD 上、下电的过程中因 CPU 的 I/O 端口所输出的不受控的杂波信号对时钟芯片的误写操作,进一步提高时钟芯片的可靠性。
- 内置上电指示位 RTCF, 当包括电池在内的所有电源第一次上电时该位置 1。
- 内置电池电压欠压指示位 BLF, 当电池电压低于 2.2V 时 BLF 位置 1。
- 内置停振检测位 0SF, 当内部振荡器停止振荡时该位置 1。
- 芯片管脚抗静电(ESD)>2KV。
- 芯片在兴威帆的评估板上可通过 4KV 的群脉冲(EFT)干扰。
- CMOS 工艺
- 封装形式: SOP8 (宽度 208mil)。

## 3. 管脚定义





SD3078 管脚功能表

| 名称                          | 功能                                     | 特征                               |
|-----------------------------|----------------------------------------|----------------------------------|
| V                           | 备用电池输入脚,内置稳压及充电电流可选的充电                 | 2.3V~3.6V, 不用时应将其                |
| $ m V_{BAT}$                | 电路。                                    | 接 GND.                           |
| GND                         | 负电源 (GND)                              |                                  |
| SDA                         | 串行数据输入/输出脚,此管脚通常用一电阻上拉                 | N沟道开路输出, CMOS输入;                 |
| SDA                         | 至 V <sub>DD</sub> , 并与其它漏极开路或集电器开路输出的器 | 当 VBAT 引脚的后备电源被激                 |
|                             | 件通过线与方式连接.                             | 活时,该引脚被禁止.                       |
|                             | 串行时钟输入脚,由于在 SCL 上升/下降沿处理信              | CMOS 输入. 当 V <sub>BAT</sub> 引脚的后 |
| SCL                         | 号,要特别注意 SCL 信号的上升/下降升降时间,              | 备电源被激活时,该引脚被                     |
|                             | 应严格遵守说明书。                              | 禁止.                              |
| INT                         | 报警中断输出脚,根据控制寄存器来设置其工作的                 | N-沟道开路输出                         |
| INI                         | 模式,它可通过重写控制寄存器来禁止.                     |                                  |
| F32K                        | 32KHZ 频率输出脚                            | 开漏输出                             |
| $V_{\scriptscriptstyle DD}$ | 正电源                                    | 2.7V∼5.5V                        |

# 4.基本功能定义

# 4.1 寄存器列表

|       | 4.1 前仔爺                                 | 7376    | 1          |              |               |              |              |              |         |         |        | I         |
|-------|-----------------------------------------|---------|------------|--------------|---------------|--------------|--------------|--------------|---------|---------|--------|-----------|
| 地     | 寄存器段                                    | 寄存器名    |            |              |               | В            | IT           |              |         |         | 数值范    | 复位值       |
| 址     |                                         | 称       | D7         | D6           | D5            | D4           | D3           | D2           | D1      | D0      | 围(十进制) | (二进制)     |
| 00Н   |                                         | 秒       | 0          | S40          | S20           | S10          | S8           | S4           | S2      | S1      | 0-59   | XXXX-XXXX |
| 01H   |                                         | 分钟      | 0          | MN40         | MN20          | MN10         | MN8          | MN4          | MN2     | MN1     | 0-59   | XXXX-XXXX |
| 02Н   | 实时时钟寄存                                  | 小时      | 12_/<br>24 | 0            | H20<br>P/A_   | H10          | Н8           | H4           | H2      | H1      | 0-23   | XXXX-XXXX |
| 03H   | 器                                       | 星期      | 0          | 0            | 0             | 0            | 0            | W4           | W2      | W1      | 0-6    | XXXX-XXXX |
| 04H   |                                         | В       | 0          | 0            | D20           | D10          | D8           | D4           | D2      | D1      | 1-31   | XXXX-XXXX |
| 05H   |                                         | 月       | 0          | 0            | 0             | MO10         | M08          | MO4          | MO2     | MO1     | 1-12   | XXXX-XXXX |
| 06H   |                                         | 年       | Y80        | Y40          | Y20           | Y10          | Y8           | Y4           | Y2      | Y1      | 0-99   | XXXX-XXXX |
| 07H   |                                         | 秒报警     | 0          | AS40         | AS20          | AS10         | AS8          | AS4          | AS2     | AS1     | 0-59   | 0000-0000 |
| 08H   |                                         | 分钟报警    | 0          | AMN40        | AMN20         | AMN10        | AMN8         | AMN4         | AMN2    | AMN1    | 0-59   | 0000-0000 |
| 09Н   | 6 L\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\ | 小时报警    | 0          | 0            | AH20<br>AP/A_ | AH10         | AH8          | AH4          | AH2     | AH1     | 0-23   | 0000-0000 |
| OAH   | 时间报警                                    | 星期报警    | 0          | AW6          | AW5           | AW4          | AW3          | AW2          | AW1     | AWO     | N/A    | 0000-0000 |
| OBH   | 寄存器                                     | 日报警     | 0          | 0            | AD20          | AD10         | AD8          | AD4          | AD2     | AD1     | 1-31   | 0000-0000 |
| ОСН   |                                         | 月报警     | 0          | 0            | 0             | AMO10        | AMO8         | AMO4         | AMO2    | AMO1    | 1-12   | 0000-0000 |
| ODH   |                                         | 年报警     | AY7        | AY6          | AY5           | AY4          | AY3          | AY2          | AY1     | AY0     | 0-99   | 0000-0000 |
| 0EH   |                                         | 报警允许    | 0          | EAY          | EAMO          | EAD          | EAW          | EAH          | EAMN    | EAS     | N/A    | 0000-0000 |
| 0FH   |                                         | CTR1    | WRTC3      | 0SF          | INTAF         | INTDF        | BLF          | WRTC2        | PMF     | RTCF    | N/A    | 0000-0000 |
| 10H   |                                         | CTR2    | WRTC1      | IM           | INTS1         | INTS0        | FOBAT        | INTDE        | INTAE   | INTFE   | N/A    | 0000-0000 |
| 11H   |                                         | CTR3    | ARST       | F32K         | TDS1          | TDS0         | FS3          | FS2          | FS1     | FS0     | N/A    | 0000-0000 |
| 12H   |                                         | 25℃TTF  | 1ppm/3p    | F6           | F5            | F4           | F3           | F2           | F1      | F0      | N/A    | 0000-0000 |
|       | 控制寄存器                                   | (只读     | pm         |              |               |              |              |              |         |         |        |           |
|       |                                         | RAM)    |            |              |               |              |              |              |         |         |        |           |
| 13H   |                                         | 倒计时定    | TD7        | TD6          | TD5           | TD4          | TD3          | TD2          | TD1     | TD0     | 0-255  | 0000-0000 |
| 14H   |                                         | 时器      | TD15       | TD14         | TD13          | TD12         | TD11         | TD10         | TD9     | TD8     | 0-255  | 0000-0000 |
| 15H   |                                         | 83 00   | TD23       | TD22         | TD21          | TD20         | TD19         | TD18         | TD17    | TD16    | 0-255  | 0000-0000 |
| 16H   | 未开放                                     | -       | -          | -            | -             | -            | -            | -            | -       | -       | 0-255  | XXXX-XXXX |
| 17H   | IIC 控制寄存<br>器                           | AGTC    | BATIIC     | 0            | BSY           | CONT         | _            | _            | -       | -       | 0-255  | 0000-0000 |
| 18H   | 充电寄存器                                   | CHARGE  | ENCH       | _            | _             | -            | -            | -            | Charge1 | Charge2 | 0-255  | 0000-0000 |
| 19H   | 扩展控制寄存                                  | CTR4    | INTS_E2    | INTS_E       | INTS_E 0      | CONT_B<br>AT | INTTHE       | INTTLE       | INTBHE  | INTBLE  | 0-255  | 0000_0000 |
| 1AH   | 器                                       | CTR5    | BAT8_VA    | SYS          | OSC_RD<br>Y   |              |              |              | BHF     | BLF     | 0-255  | 0000_0000 |
| 1BH   | 电池电量                                    | BAT_VAL | BAT7_VA    | BAT6_V<br>AL | BAT5_V<br>AL  | BAT4_V<br>AL | BAT3_V<br>AL | BAT2_V<br>AL | BAT1_VA | BATO_VA | 0-255  | 0000_0000 |
| 1CH ~ | 未开放                                     | -       | -          | _            | -             | _            | _            | _            | -       | -       | N/A    | XXXX-XXXX |

| 2BH             |        |           |      |      |      |      |      |      |      |      |     |           |
|-----------------|--------|-----------|------|------|------|------|------|------|------|------|-----|-----------|
| 2CH ~           | 用户 RAM | (70bytes) | BIT7 | BIT6 | BIT5 | BIT4 | BIT3 | BIT2 | BIT1 | BITO |     | XXXX-XXXX |
| 71H             |        |           |      |      |      |      |      |      |      |      |     |           |
| 72H<br>~<br>79H | ID(只读) | (8Bytes)  | BIT7 | BIT6 | BIT5 | BIT4 | BIT3 | BIT2 | BIT1 | BITO | N/A | XXXX-XXXX |

### **4.2 实时时钟数据寄存器**(00H~06H)

实时时钟数据寄存器是 7 字节的存储器,它以 BCD 码方式存贮包括年、月、日、星期、时、分、秒的数据。

**年数据[06H 地址]** (00~99): 设置千年 (20XX) 的后两位数字 (00~99), 通过自动日历功能计至 2099年。(注意: 2000 年为闰年)

月数据[05H 地址(01~12):每月包含的天数通过自动日历功能来更改。

1,3,5,7,8,10,12: 1~31

4,6,9,11: 1~30

2(闰年): 1~29

2(普通): 1~28

日数据[04H 地址] (01~31)

**星期数据[03H 地址]** (00~06): 七进制计数器,00 对应星期天,01 对应星期一,依次类推.

小时数据[02H 地址] (00~23 或 01~12):

小时的最高位 12\_/24 是 12 或 24 小时制选择位。

当 12 /24=1 时,24 小时制; 当 12 /24=0 时,12 小时制。

12 小时制时,H20 为 AM/PM 指示位,H20=0 为 AM,H20=1 为 PM,

见下表:(位 H20H10H8H4H2H1)

| 24 小时显示系统 | 12 小时显示系统 | 24 小时显示系统 | 12 小时显示系统 |
|-----------|-----------|-----------|-----------|
| 00        | 12(AM12)  | 12        | 32(PM12)  |
| 01        | 01(AM1)   | 13        | 21(PM1)   |
| 02        | 02(AM2)   | 14        | 22(PM2)   |
| 03        | 03(AM3)   | 15        | 23(PM3)   |
| 04        | 04(AM4)   | 16        | 24(PM4)   |
| 05        | 05(AM5)   | 17        | 25(PM5)   |
| 06        | 06(AM6)   | 18        | 26(PM6)   |
| 07        | 07(AM7)   | 19        | 27(PM7)   |
| 80        | 08(AM8)   | 20        | 28(PM8)   |
| 09        | 09(AM9)   | 21        | 29(PM9)   |
| 10        | 10(AM10)  | 22        | 30(PM10)  |
| 11        | 11(AM11)  | 23        | 31(PM11)  |

**注意: 当**读取小时数据时,要屏蔽掉小时的最高位 12\_/24,否则在 24 小时制时会因为 12\_/24=1 而显示不对.

分数据[01H 地址] (00~59)

秒数据[**00H** 地址] (00~59)

例如: 设置时间为 2014 年 12 月 20 日星期三 18 点 19 分 20 秒(24 小时制),则寄存器 00~07H 的赋值应分别为 20h、19h、98h、03h、20h、12h、14h。要特别注意此处小时位的赋值,因为是 24 小时制式,小时的  $12\_/24$  位=1,所以小时的赋值为  $98h(1001\ 1000B)$ .

也请注意在24小时制时,当小时数据读出后,其最高位为1,所以要将读到的数据最高位置0,否则小时数据不对。

注:

- 1.在上电复位时,芯片内部不对实时时钟数据寄存器作清零或置位处理。
- 2.当写实时时间数据时(00H~06H),不可以单独对7个时间数据中的某一位进行写操作,否则可能会引起时间数据的错误进位,所以要修改其中某一个数据,应一次性写入全部7个实时时钟数据.
- 3. 当芯片收到读实时时钟数据命令,则所有实时时钟数据被锁存(时钟走时并不受影响),此功能可以避免时间数据的错读现象。

#### 4.3 时间中断(07H~15H 地址)

SD3078 有 3 种不同时间报警中断,它们由控制寄存器 CTR2(10H)中的位 INTAE、INTFE、INTDE 位来使能:

|   |   |             | =           |               |
|---|---|-------------|-------------|---------------|
|   | 序 | 中断允许位       | <b>山</b> 斯力 | 中断标志位         |
|   | 号 | (1=允许,0=禁止) | 中断名<br>     | (1=有中断,0=无中断) |
|   | 1 | INTAE       | 报警中断        | INTAF         |
|   | 2 | INTFE       | 频率中断        | 无             |
| Ī | 3 | INTDE       | 倒计时中断       | INTDF         |

中断允许位/标志位列表

当报警中断产生时,置中断标志位 INTAF 为 1;当倒计时中断产生时,置中断标志位 INTDF 为 1;频率中断没有标志位.标志位被置 1 后,需要手动清除.

三种中断都是以 INT 脚为输出脚, 通过控制寄存器 2 中的 INTS1、INTS0 位来选择确定 INT 脚输出何种中断:

| 序号 | INTS1 | INTS0 | 描述          |  |  |
|----|-------|-------|-------------|--|--|
| 0  | 0     | 0     | 电量报警(见 4.4) |  |  |
| 1  | 0     | 1     | 报警中断输出      |  |  |
| 2  | 1     | 0     | 频率中断输出      |  |  |
| 3  | 1     | 1     | 倒计时中断输出     |  |  |

INT 脚中断输出选通表

# (1) 报警中断

当 INTAE=1 时报警中断被允许,报警中断何时发生由时间报警寄存器 (07H~0EH) 来确定。这其中 07H~0DH 依次用于存放报警时间的秒、分钟、小时、星期、日、月、年数据,除小时报警数据寄存器的最高位始终为"0"、星期位的定义不同以外,其它的格式与实时时钟寄存器相同。

0EH 为时间报警允许寄存器, 如下:

| BIT   | D7 | D6    | D5    | D4    | D3    | D2    | D1    | D0    |
|-------|----|-------|-------|-------|-------|-------|-------|-------|
| 位名(值) | 0  | EAY   | EAMO  | EAD   | EAW   | EAH   | EAMN  | EAS   |
| 世数分が  |    | 年     | 月     | В     | 星期    | 小时    | 分钟    | 秒     |
| 报警允许  | -  | (0DH) | (OCH) | (0BH) | (OAH) | (09H) | (H80) | (07H) |

注:1=允许,0=禁止.

时间报警允许寄存器的使能位是用于确定哪些时间报警寄存器(秒、分钟等)需要与实时时钟寄存器之间作比较。当实时时钟运行时,一旦被允许的报警寄存器均与对应的实时时钟寄存器相匹配,就会触发一次报警中断,同时报警中断标志位 INTAF 位

被置"1".

特别:

1.当日报警与星期报警均被允许即 EAD=EAW=1 时,只有日报警有效,而星期报警无效,所以时间报警中断共有 96 种组合方式。

2.星期报警寄存器的数据格式与实时时钟数据星期的格式不同,星期报警寄存器的位 AW6.AW5.AW4.AW3.AW2.AW1.AW0 分别对应星期六.星期五.星期四.星期三.星期二.星期一.星期日,并可多位置 1,例如 AW6,AW1=1,其它位为 0,则对应在星期六.星期一会有报警.

每一次对时间报警允许寄存器的写入都会清 INTAF 为"0".

当设置 INTS1=0、INTS0=1 时,即允许报警中断从 INT 脚输出.该报警中断有两种模式,即单事件报警和周期性报警,模式的选定由控制寄存器 2 中的报警中断模式位 IM 的值来定:

| IM 位 | 报警中断模式 | INT 脚                      |  |  |  |  |
|------|--------|----------------------------|--|--|--|--|
| 0    | 单事件报警  | 输出低电平直至 INTAF 位清零          |  |  |  |  |
| 1    | 周期性报警  | 输出低电平有效、宽度为 250ms 的周期性脉冲直至 |  |  |  |  |
| 1    |        | 中断允许位清零                    |  |  |  |  |

为清除报警中断,可通过写操作将控制寄存器 1 的 INTAF 位置"0".但当 ARST 位置为"1",则在控制寄存器 1 被读取时,INTAF 位会自动清零. 举例:

1. 设寄存器 0EH=00000001B, 秒报警寄存器 07H=20h, 位 INTAE=1、IM=1、INTS1=0、INTS0=1,则每当时间秒数据进位到 20h 的时候,INT 脚都会输出宽度为 250ms 的低电平,即频率为 1 分钟的方波。如下图:



- 2. 设寄存器 0EH=00001111B,星期报警寄存器 0AH=0010 0110B,小时报警寄存器 09H=08h,分钟报警寄存器 08H=30h,秒报警寄存器 07H=00h,位 INTAE=1、IM=1、INTS1=0、INTS0=1,则每到星期一、星期二、星期五的 8 点 30 分 0 秒的时候,INT 脚都会输出宽度为 250ms 的低电平。
- 3. 设寄存器 0EH=00010111B,日报警寄存器 0BH=01h,小时报警寄存器 09H=08h,分钟报警寄存器 08H=30h,秒报警寄存器 07H=00h,位 INTAE=1、IM=1、INTS1=0、INTS0=1,则到每个月1号的8点30分0秒的时候,INT 脚都会输出宽度为250ms的低电平。
- 4. 设寄存器 0EH=0111 0100B, 年报警寄存器 0DH=08h, 月报警寄存器 0CH=08h, 日报警寄存器 0BH=08h, 小时报警寄存器 09H=20h, 位 INTAE=1、IM=0、INTS1=0、INTS0=1、12\_/24=1,则到 2008 年 8 月 8 日 20 点 0 分 0 秒时, INT 脚会输出低电平。此后如清零 INTAF,则 INT 脚从低电平变成高电平。

### (2) 频率中断

当 INTFE=1 时频率中断被允许; INTFE=0 时频率中断被禁止. 当设置 INTS1=1、INTS0=0 时, 即允许频率中断从 INT 脚输出. 频率中断没有标志位. INT 脚输出频率中断由控制寄存器 3 中的 FS3、FS2、FS1、FS0 位来选择确定:

| 频率(HZ) | FS3 | FS2 | FS1 | FS0 |
|--------|-----|-----|-----|-----|
|        |     |     |     |     |
| 0      | 0   | 0   | 0   | 0   |
| 4096   | 0   | 0   | 1   | 0   |
| 1024   | 0   | 0   | 1   | 1   |
| 64     | 0   | 1   | 0   | 0   |
| 32     | 0   | 1   | 0   | 1   |
| 16     | 0   | 1   | 1   | 0   |
| 8      | 0   | 1   | 1   | 1   |
| 4      | 1   | 0   | 0   | 0   |
| 2      | 1   | 0   | 0   | 1   |
| 1      | 1   | 0   | 1   | 0   |
| 1/2    | 1   | 0   | 1   | 1   |
| 1/4    | 1   | 1   | 0   | 0   |
| 1/8    | 1   | 1   | 0   | 1   |
| 1/16   | 1   | 1   | 1   | 0   |
| 1秒     | 1   | 1   | 1   | 1   |

注:除了1秒外,INT 脚输出的频率中断均是由32768HZ 晶体振荡电路整形及分频得到的;1秒频率中断是指输出500ms 低电平、500ms 高电平的方波,其低电平的下降沿与秒进位同步;在温度补偿时内部数字调整寄存器起作用时,1秒和1Hz的时长是不相同的.例如:需要INT 脚输出1HZ信号时,可以通过设置位INTS1=1、INTS0=0、INTFE=1、FS3-FS2-FS1-FS0=1010得到.

## (3) 倒计时中断

与倒计时中断相关的寄存器是三字节 24bit 的倒数定时器 13H、14H 和 15H, 当控制寄存器 CTR2 中的位 INTDE=1 时倒计时中断被允许.

倒数定时器的频率源由控制寄存器 CTR2 中的位 TDS1、TDS0 来选定

| TDS1 | TDS0 | 定时器频率源 |
|------|------|--------|
| 0    | 0    | 4096HZ |
| 0    | 1    | 1024HZ |
| 1    | 0    | 1 秒    |
| 1    | 1    | 1分钟    |

当 INTDE=1 且倒数定时器写入一个 24 位自动重置的二进制数后, 倒数定时器会按照 TDS1、TDS0 选定的频率时间来减一. 每次当三字节倒数定时器全为零时,会置倒计时中断的 标志位(控制寄存器 1 中的位 INTDF)为 1。倒计时定时中断最短为 244us, 最长定时可到 31.9 年。

当设置 INTS1=1、INTS0=1、IM=0 时,即允许倒计时中断的低电平从 INT 脚输出.置 INTDF=0 时 INT 脚输出变为高电平直到下一次倒计时中断 INT 脚再次变为低电平;当设置 INTS1=1、INTS0=1、IM=1 且倒数定时周期大于 250ms 时,则从 INT 脚输出低电平时间为 250ms

连续脉冲。

当设置 INTDE=0 时倒计时中断被禁止或复位。

特别的:当重新配置倒计时中断时,需要复位倒计时计数器,即置 INTDE=0,然后再置 INTDE=1,才可以启用新的倒计时中断。

## 4.4 电池控制寄存器

### IIC 控制寄存器 AGTC (17H):

BATIIC: BATIIC=0, V<sub>BAT</sub>模式下禁止 IIC 通信; BATIIC=1, V<sub>BAT</sub>模式下允许 IIC 通信. 上电默认值为 0.

#### 扩展控制寄存器 CRT4(19H):

| 名称   | Bit7    | Bit6    | Bit5    | Bit4     | Bit3   | Bit2   | Bit1   | Bit0   | 复位值       |
|------|---------|---------|---------|----------|--------|--------|--------|--------|-----------|
| CTR4 | INTS_E2 | INTS_E1 | INTS_E0 | CONT_BAT | INTTHE | INTTLE | INTBHE | INTBLE | 0000_0000 |

当寄存器 10H 中的 {INTS1, INTS0}=00 时, INT 引脚输出扩展以下功能:

| INTS_E2 | INTS_E1 | INTS_E0  | 功能描述     |  |
|---------|---------|----------|----------|--|
| 0       | 0       | 0        | 禁止输出,高阻态 |  |
| 0       | 0       | 1        | -        |  |
| 0       | 1       | 0        | -        |  |
| 0       | 1       | 1        | 电池低压报警   |  |
| 1       | 0       | 0        | 电池高压报警   |  |
|         | 其他      | 禁止输出,高阻态 |          |  |

### CONT\_BAT: 电池电量强制测量位。

置该位为1时将强制芯片进行一次电池电量的测量。测量时BSY为1,测量结束后,CONT\_BAT和BSY自动变为0;测量结果存放在寄存器1AH[7]和VBAT VAL中。

注: VDD 模式下,芯片电池电量测量周期为 60S,从每分钟的 3S 开始测量; VBAT 模式下,芯片电池电量测量周期为 600S,从分钟的个位为 0 的 3S 时开始测量。

INTTHE: 固定设置为 0 INTTLE: 固定设置为 0

INTBHE: 电池高压报警使能位 (报警电压值电压值为 3.30V,精度 $\pm 0.10V$ ),当若 INTBHE=1 且检测到的 VBAT 脚电压大于等于 3.3V 时置 BHF 位为 1.

INTBLE: 电池低压报警使能位(电池报警电压值为 2.20V,精度±0.10V),当若 INTBLE=1 且检测到的 VBAT 脚电压小于等于 2.2V 时置 BLF 位为 1.

注: 以上两种报警中断均只支持单周期报警中断,不支持周期性报警中断。

#### 寄存器 CTR5(1AH):

| 名称   | Bit7     | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 | 复位值       |
|------|----------|------|------|------|------|------|------|------|-----------|
| CTR5 | BAT8_VAL | _    | _    | _    | _    | _    | BHF  | BLF  | 0000_0000 |

BAT8\_VAL: 电池测量结果的最高位 BHF: 电池电压高压标志位

BLF: 电池电压欠压标志位(与0FH 寄存器的BLF 位完全相同,为方便读电池状态而设置)。BHF、BLF 不能通过软件来设置或清除;当 INT 选择为BHF、BLF 输出时,中断脚 INT 的状态和BHF、BLF 状态一致。

#### 电池电量低八位寄存器(1BH):

| 名称    | Bit7   | Bit6   | Bit5   | Bit4   | Bit3   | Bit2   | Bit1   | Bit0   | 复位值       |
|-------|--------|--------|--------|--------|--------|--------|--------|--------|-----------|
| BAT_V | BAT7_V | BAT6_V | BAT5_V | BAT4_V | BAT3_V | BAT2_V | BAT1_V | BATO_V | 0000_0000 |
| AL    | AL     | AL     | AL     | AL     | AL     | AL     | AL     | AL     |           |

电池测量值, 若禁止电池测量, 则读出的数据为 0, 该寄存器只读。

1AH[7]即 BAT8\_VAL 与 1BH 合起来的 9 位数据的表示电池电量的电压值。

如 1AH[7]=1, VBAT VAL=35H, 则当前所测的电池电量=135H=309(十进制)=3.09V。

### **4.5** 用户 RAM(2CH~71H):70 字节的用户数据 RAM

4.6 ID 码 (72H~79H): 八字节的芯片身份识别码,包含生产日期、内部批号、内部序号等等.

| ID 码地址 | 72H      | 73H     | 74H  | 75H  | 76H      | 77H | 78H       | 79H |
|--------|----------|---------|------|------|----------|-----|-----------|-----|
| 说 明    | 生产年      | 生产月     | 日:   | 生产机台 | 四位生产工单号: |     | 工单内序号:    |     |
|        | 份: 00~99 | 份: 1~12 | 1~31 | 编号   | 如 A394.  |     | 0000~9999 | )   |

#### 4.7 其它寄存器/控制位的定义:

#### 充电选择寄存器(18H):

| Bit7      | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1    | Bit0    |
|-----------|------|------|------|------|------|---------|---------|
| EN_Charge |      |      |      |      |      | Charge1 | Charge0 |
| 0         | -    | -    | -    | -    | -    | 1       | 1       |

EN Charge: 0 禁止充电功能;1 允许充电功能;复位值为 0,即禁止充电功能。

| Charge 1 | Charge0 | 描述      |
|----------|---------|---------|
| 0        | 0       | 10k     |
| 0        | 1       | 5k      |
| 1        | 0       | 2k      |
| 1        | 1       | 无穷大, 断开 |

- 注意: 1、充电功能开启后,芯片电流会增加大约 80uA 左右的 VDD 工作电流,请酌情使用; 在使用非充电电池时不建议打开此功能,否则会损坏电池。
  - 2、使用充电功能的用户,要在用户 MCU 每次上电时重置 18H 寄存器为 82h,用以确保 充电功能在电池没电后下一次主电源上电时也能正常打开。

WRTC1、WRTC2 WRTC3 位: 寄存器(00H~1FH)写允许位。即 WRTC1=1、WRTC2=1、WRTC3=1 时写允许.注意置位有先后顺序,先置 WRTC1 为 1,后置 WRTC2、WRTC3 为 1;当 WRTC1=0、WRTC2=0、WRTC3=0 时则写禁止,同样置位有先后顺序,先置 WRTC2、WRTC3 为 0,后置 WRTC1 为 0。当写禁止时,除了以上三位可以写以外,从 00H 到 79H 所有的寄存器均不可以写。写禁止并不影响读操作。

**特别的:** 当写允许时, 如需要赋值与写保护位相关的寄存器 0FH、10H, 则要注意对应的位 WRTC1、WRTC2、WRTC3 的赋值, 这三个位只能为 1 而不可为 0, 否则会造成写禁止而数据写不进相应

的寄存器. 又因为 0F 的寄存器其它位均为标志位, 所以建议写允许时赋值 0F 寄存器的值可以定为 FFH, 写禁止时赋值 0F 寄存器的值可以定为 7BH。

ARST 位: 自动复位使能位. 对控制寄存器 1 的 INTAF、INTDF 位的自动复位进行使能/禁止. 当 ARST=1 时, 对控制寄存器 1 进行一次有效的读操作后, 以上三个状态位均复位 为"0". 若 ARST=0, 则需要对 INTAF、INTDF 位进行手动复位方可清零。

FOBAT 位: FOBAT=0 时,当处于 VBAT 模式下, INT 脚输出禁止; FOBAT=1 时,当处于 VBAT 模式下, INT 脚输出允许.该位在 VDD 模式下不起作用.(要注意在 VBAT 模式下 INT 脚输出会引起电池的消耗) RTCF 位:上电位,全部电源失效后再上电则该位置"1",为只读位.上电后的第一次有效写(只要写一个字节即可)就可以将 RTCF 位清为"0".

**OSF**:停振标志位, OSF=1,表示之前有过停振发生。默认值为 0.

BLF:电池电压欠压标志位, 当电池电压低于 2.2v 时此位置"1"(不论是 VDD 模式还是 VBAT模式).

**PMF:**电源模式标志位, 当电源模式为  $V_{DD}$ 模式时 PMF=0; 当电源模式为  $V_{BAT}$ 模式时 PMF=1。

F32K:32K 输出控制位---32K=0,允许输出;32K=1,禁止输出;默认值为0。

#### 5. 串行 IIC 接口

**5.1 SD3078** 通过两线式 IIC 串行接口方式接收各种命令并读写数据。两线式串行 IIC 接口方式描述 如下:

#### (1) 开始条件

当 SCL 处于高电平时, SDA 由高电平变成低电平时构成一个开始条件,对 SD3078 的所有操作均必须由开始条件开始。

#### (2) 停止条件

当 SCL 处于高电平时,SDA 由低电平变成高电平时构成一个停止条件,此时 SD3078 的所有操作均停止,系统进入待机状态。



实时时钟的串行接口

### (3) 数据传输

当 SCL 为低电平,且 SDA 线电平变化时,则数据由 CPU 传输给 SD3078(高位在前、低位在后,下同); 当 SCL 为高电平,且 SDA 线电平不变时,则 CPU 读取 SD3078 发送来的数据; 当 SCL 为高电平,且 SDA 电平变化时,SD3078 收到一个开始或停止条件。



实时时钟数据传输时序

#### (4) 确认

数据传输以 8 位序列进行。SD3078 在第九个时钟周期时将 SDA 置位为低电平,即送出一个确认信号(Acknowledge bit,以下简称"ACK"),表明数据已经被其收到。



图 5 实时时钟确认信号

#### 5.2 数据/指令传输格式

当 CPU 发出开始条件与实时时钟建立连接后, CPU 首先通过 SDA 总线连续输出 7 位器件 地址和 1 位读/写指令来唤醒 SD3078.

# (1) 器件代码:

| BIT7 | BIT6 | BIT5 | BIT4 | BIT3 | BIT2 | BIT1 | BITO |
|------|------|------|------|------|------|------|------|
| 0    | 1    | 1    | 0    | 0    | 1    | 0    | R/W  |

其中高 7 位 BIT7~BIT1 称 "器件代码",它代表实时时钟的器件地址,固定为 "0110010";BIT0 为读/写位,"1"为读操作,"0"为写操作。

#### (2) 数据传输格式:

在数据发送/接收时停止信号到来时,将结束其数据传输,同时内部7位地址归零(注:内部7位地址的缺省值为0000000B).如果只有开始信号,而没有结束信号,接着重新产生起始信号,则还要重新设置器件代码(在传输方向需要改变时,就用这种传输方式,如下面的读数据方式1).

主设备向从设备写入数据过程图



主设备向从设备直接读取数据过程图

| S | 0 | 1 | 1 | 0  | 0 | 1        | 0 | 1 | A | 数据 | A | 数据 | A_ | P |
|---|---|---|---|----|---|----------|---|---|---|----|---|----|----|---|
|   |   |   | 哥 | 址字 | 节 | 171 - 10 |   | 诶 |   |    |   |    |    |   |

数据传输时改变其传输方向过程图



### (3)SD3078 数据传输的写模式

- . 先送 7 位器件地址(0110010),第 8 位送入写命令("0"), 第 9 位是 SD3078 的响应位(ACK),SD3078 进入 写状态;
- . 接下来一个字节的 8 位确定 SD3078 的内部地址(00H~71H),, 第 9 位是 SD3078 的响应位;
- . 开始写数据,每写完 1 个字节的数据之后,都经过 1 位的响应信号才能写下 1 字节的数据;如果要结束写数据过程,则在 ACK 后送出停止命令即可.

SD3078 写数据示例(向 14H,15H 地址写数据):



- **特别注意:**1. 除了 WRTC1、WRTC2、WRTC3 三个写允许位,对寄存器(00H~71H)的写操作必须确认 芯片处于写允状态、否则写无效.
  - 2. 写时间同步:每次对实时时间秒寄存器的写操作时,当秒数据的 8 个 bit 完全写入并收到 ACK 信号后,就会对秒以下的内部计数器清零,使时间同步。
  - 3. 从当前地址开始,每次读写完一个字节地址自动加1.
  - 4. 为了提高数据的可靠性,当写完成后,应将芯片置于写禁止状态。
  - 5. 有关写实时时间数据的位数的特别要求请参见(5.2.注 2)

### (4)SD3078 数据传输的读模式

SD3078 有两种读数据方法:

I)读方法 1:从指定的内部地址中读取数据

- . 与写模式的前两步一样;
- . 重新发出开始命令以改变两线接口数据传输方向;
- . 再送 7 位器件地址(0110010),第 8 位送入读命令("1"),第 9 位是 SD3078 的响应位(ACK),SD3078 进入读状态;
- . 开始读数据,每读完 1 个字节的数据之后,CPU 都要送出 1 位的响应信号(ACK,低电平)才能读下 1 字节的数据;如果想要结束读数据过程,则 CPU 要送出 1 位的响应信号(ACK\_,高电平), ACK\_ 后送出停止命令即可.

SD3078 读数据方法 1 示例(从 7H~9H 地址读取数据):



#### II)读方法 2:直接读取数据(从内部地址 00H 开始)

- . 开始信号后,先送 7 位器件地址(0110010),第 8 位送入读命令("1"),第 9 位是 SD3078 的响应位 (ACK),SD3078 进入读状态;
- . 每读完 1 个字节的数据之后,CPU 都要送出 1 位的响应信号(ACK,低电平)才能读下 1 字节的数据;如果想要结束读数据过程,则CPU 要送出 1 位的响应信号(ACK\_,高电平), ACK\_后送出停止命令即可.

SD3078 读数据方法 2 示例(从 00H 地址开始读取数据):



#### (5) SD3078 在特殊条件下的数据传输

为了保证读写数据的有效性,SD3078 的两线通信开始到结束仅在此 0.5S 秒之内,如此可避免总线挂死的现象。

因此在 SD3078 中, IIC 通信方式会在第一个开始信号 (START)到来之后的 0.5 秒之内自动 终止本次通信。所以,要注意:从开始信号进行读/写数据,直到停止信号,读/写操作过程必须在 0.5 秒之内完成。

# 6. 应用参考电路



# 7. PCB 排版

**SD3078** 在排 PCB 时要注意:在 SD3078 的背面不要排布大电流、强干扰线路; SCL、SDA 线分别与 MCU 用于 IIC 通讯的 I/O 口之间不要串联超过 100 欧的电阻。

由于 SD3078 内置晶振,在运输、生产环节请注意不要撞击 SD3078,也不要用超声波清洗 SD3078,以免造成 SD3078 永久损坏。

# 8. 极限参数

注: 强度超出所列的极限参数可能导致器件的永久性损坏。这些仅仅是极限参数,并不意味着在极限条件 下或在任何其它超出推荐工作条件所示参数的情况下器件能有效地工作。延长在极限参数条件上的工 作时间会影响器件的可靠性。

# 9. 直流特性

| SYMBOL              | PARAMETER                         | CONDITIONS                    | MIN | TYP | MAX | UNITS | NOTES |
|---------------------|-----------------------------------|-------------------------------|-----|-----|-----|-------|-------|
| $V_{DD}$            | Main Power Supply                 |                               | 2.7 |     | 5.5 | V     |       |
| V <sub>BAT</sub>    | Battery Supply Voltage            |                               | 2.3 |     | 3.6 | V     |       |
| Ţ                   | Supply Current                    | V <sub>DD</sub> =5V           |     | 1.2 | 3.0 | μА    |       |
| $I_{DD1}$           |                                   | V <sub>DD</sub> =3V           |     | 1.0 | 1.5 | μА    |       |
| I <sub>DD2</sub>    | Supply Current when I IC Active   | V <sub>DD</sub> =5V           |     | 40  | 120 | μА    |       |
| $I_{DD3}$           | Supply Current when charge enable | V <sub>DD</sub> =5V           |     | 80  |     | μА    |       |
| I <sub>BAT</sub>    | Battery Supply Current            | V <sub>BAT</sub> =3V          |     | 0.8 |     | μА    |       |
| $I_{L1}$            | Input Leakage Current On SCL      |                               |     | 100 |     | nA    |       |
| ILO                 | I/O Leakage Current On SDA        |                               |     | 100 |     | nA    |       |
| VBATHYS             | V <sub>BAT</sub> Hysteresis       |                               |     | 300 |     | mV    |       |
| INT V <sub>OL</sub> | Output Low Voltage                | $V_{DD}$ =5V<br>$I_{OL}$ =3mA |     |     | 0.4 | V     |       |
|                     |                                   | $V_{DD}=5V$ $I_{OL}=3mA$      |     |     | 0.4 | V     |       |

# 10. 交流特性

| SYMBOL              | PARAMETER                                                           | CONDITIONS                                                                                                                 | MIN                | TYP | MAX                     | UNITS | NOTES |
|---------------------|---------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|--------------------|-----|-------------------------|-------|-------|
| $V_{\rm IL}$        | SDA and SCL input buffer LOW voltage                                |                                                                                                                            | -0.3               |     | 0.3×<br>V <sub>DD</sub> | V     |       |
| $V_{ m IH}$         | SDA and SCL input buffer HIGH voltage                               |                                                                                                                            | 0.7×V <sub>D</sub> |     | V <sub>DD</sub> +0.3    | V     |       |
| Hyteresis           | SDA and SCL input buffer hysteresis                                 |                                                                                                                            | 0.05×V             |     |                         | V     |       |
| Vol                 | SDA output buffer LOW voltage sinking 3mA                           |                                                                                                                            | 0                  |     | 0.4                     | V     |       |
| C <sub>pin</sub>    | SDA and SCL pin capacitance                                         | $T_A$ =25 °C f=1MHZ $V_{DD}$ =5V $V_{IN}$ =0V $V_{OUT}$ =0V                                                                |                    |     | 10                      | pF    |       |
| $f_{SCL}$           | SCL frequency                                                       |                                                                                                                            |                    |     | 400                     | kHZ   |       |
| t <sub>IN</sub>     | Pulse width suppression time at SDA and SCL inputs                  |                                                                                                                            |                    |     | 50                      | ns    |       |
| t <sub>AA</sub>     | SCL falling edge to SDA output data valid                           | SCL falling edge crossing 30% of $V_{DD}$ until SDA exits the 30% to 70% of $V_{DD}$ window                                |                    |     | 900                     | ns    |       |
| $t_{ m BUF}$        | Time the bus must be free before<br>the start of a new transmission | SDA crossing 70% of $V_{DD}$ during a STOP condition, to SDA crossing 70% of $V_{DD}$ during the following START condition | 1300               |     |                         | ns    |       |
| $t_{\rm LOW}$       | Clock LOW time                                                      | Measured at the 30% of $V_{DD}$ crossing                                                                                   | 1300               |     |                         | ns    |       |
| $t_{\rm HIGH}$      | Clock HIGH time                                                     | Measured at the 70% of $V_{DD}$ crossing                                                                                   | 600                |     |                         | ns    |       |
| t <sub>SU:STA</sub> | START condition setup time                                          | SCL rising edge to SDA falling edge Both crossing 70% of V <sub>DD</sub>                                                   | 600                |     |                         | ns    |       |
| t <sub>HD:STA</sub> | START condition hold time                                           | From SDA falling edge crossing 30% of $V_{\rm DD}$ to SCL falling edge crossing 70% of $V_{\rm DD}$                        | 600                |     |                         | ns    |       |
| t <sub>SU:DAT</sub> | Input data setup time                                               | From SDA exiting the 30% to 70% of $V_{\rm DD}$ window ,to SCL rising edge crossing 30% of $V_{\rm DD}$                    | 100                |     |                         | ns    |       |
| t <sub>HD:DAT</sub> | Input data hold time                                                | From SCL falling edge crossing 30% of $V_{\rm DD}$ to SDA entering the 30% to 70% of $V_{\rm DD}$ window                   | 0                  |     | 900                     | ns    |       |
| t <sub>SU:STO</sub> | STOP condition setup time                                           | From SCL rising edge crossing 70% of $V_{\rm DD}$ ,to SDA rising edge crossing 30% of $V_{\rm DD}$                         | 600                |     |                         | ns    |       |
| t <sub>HD:STO</sub> | Output condition hold time                                          | From SDA rising edge to SCL falling edge .Both crossing 70% of $V_{\rm DD}$                                                | 600                |     |                         | ns    |       |
| $t_{\mathrm{DH}}$   | Output data hold time                                               | From SCL falling edge crossing 30% of $V_{DD}$ ,until SDA enters the 30% to 70% of $V_{DD}$ window.                        | 0                  |     |                         | ns    |       |
| $t_R$               | SDA and SCL rise time                                               | From 30% to 70% of V <sub>DD</sub>                                                                                         | 20+<br>0.1×Cb      |     | 300                     | ns    |       |
| $t_{\rm F}$         | SDA and SCL fall time                                               | From 70% to 30% of $V_{DD}$                                                                                                | 20+<br>0.1×Cb      |     | 300                     | ns    |       |
| Cb                  | Capacitive loading of SDA or SCL                                    | Total on-chip and off-chip                                                                                                 | 10                 |     | 400                     | PF    |       |
| $R_{PU}$            | SDA and SCL bus pull-up resistor off-chip                           | Maximum is determined by $t_R$ and $t_F$<br>For Cb=400pF,max is about 2~2.5k Ω<br>For Cb=40pF,max is about 15~20k Ω        | 1                  |     |                         | kΩ    |       |

# 总线时序图



# 11. 芯片顶部字符说明



# **12. 封装尺寸**(单位:毫米)

SD3078 SOP8 (208mi1 宽) 封装尺寸图



| 尺寸 | 最小(mm)    | 最大(mm) | 标注  | 最小(mm)     | 最大(mm) |  |  |  |
|----|-----------|--------|-----|------------|--------|--|--|--|
| A  | 5. 13     | 5, 33  | C3  | 0. 203REF  |        |  |  |  |
| A1 | 0.38      | 0.48   | D   | 1.3        | 1REF   |  |  |  |
| A2 | 1. 27     | REF    | D1  | 0. 50      | 0.80   |  |  |  |
| A3 | 5. 12     | 5. 22  | R   | 0. 127TYP8 |        |  |  |  |
| В  | 5. 18     | 5, 38  | R1  | 0. 20REF   |        |  |  |  |
| B1 | 7. 70     | 8. 10  | R2  | 0. 20      | REF    |  |  |  |
| B2 | 0.35      | 0.40   | θ 1 | 10°        | TYP4   |  |  |  |
| В3 | 5. 17     | 5. 27  | θ2  | 10°        | TYP4   |  |  |  |
| С  | 1.70 1.90 |        | θ3  | 2° ~ 6°    |        |  |  |  |
| C1 | 0.848     | 0. 948 | θ 4 | 3° /       | ~ 7°   |  |  |  |
| C2 | 0.05      | 0. 15  |     | 72         | 0.00   |  |  |  |

# ■ 编后语

感谢您阅读本资料。由于经验和水平的欠缺,本文难免有错误和遗漏。如果您在使用过程中发现错误或不恰当的地方,请拨打电话: 0755-83246178 或请 E-mail: support@whwave.com.cn, 我们将尽快予以答复。

谢谢您的支持与合作!

注:

本资料中的内容如有变化,恕不另行通知。

本资料提供的应用线路及程序仅供参考,本公司不承担由此而引起的任何损失。

由于本公司的产品不断更新和提高、希望您经常与本公司联系,以索取最新资料。

本公司不承担在任何使用过程中引起的侵犯第三方专利和其它权利的责任。

注:本文档受中国版权法保护,非授权禁止拷贝、复制、引用或传播

(SD及 WAVE 均为我公司注册商标)

深圳市兴威帆电子技术有限公司